datasheetbank_Logo
전자부품 반도체 검색엔진( 무료 PDF 다운로드 ) - 데이터시트뱅크

AM79C850KCW 데이터 시트보기 (PDF) - Advanced Micro Devices

부품명
상세내역
일치하는 목록
AM79C850KCW
AMD
Advanced Micro Devices AMD
AM79C850KCW Datasheet PDF : 97 Pages
1 2 3 4 5 6 7 8 9 10 Next Last
AMD
List of Figures
PRELIMINARY
Figure 1.
Figure 2.
Figure 3.
Figure 4.
Figure 5.
Figure 6.
Figure 7.
Figure 8.
Figure 9.
Figure 10.
Figure 11.
Figure 12.
Figure 13.
Figure 14.
Figure 15.
Figure 16.
Figure 17.
Figure 18.
Figure 19.
Figure 20.
Figure 21.
Figure 22.
Figure 23.
Figure 24.
Figure 25.
Figure 26.
Figure 27.
Figure 28.
Figure 29.
Figure 30.
Figure 31.
Figure 32.
Figure 33.
Figure 34.
Figure 35.
Figure 36.
Figure 37.
Figure 38.
Figure 39.
Figure 40.
Figure 41.
Figure 42.
Figure 43.
Memory Receive Queue (Modified TAG Mode) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
Register 3 (MDREG3) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 26
Frame Selection Register (FRSELREG) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 29
Delay Register (UNLCKDLY) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31
THRU_A Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
WRAP_A Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
WRAP_B Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33
WRAP_S or SAS Configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33
Status Register 1 – Upper 16 Bits (ST1U) (NPADDR = 00h) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 41
Status Register 1 – Lower 16 Bits (ST1L) (NPADDR = 01h) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 41
Status Register 2 – Upper 16 Bits (ST2U) (NPADDR = 02h) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 42
Status Register 2 – Lower 16 Bits (ST2L) (NPADDR = 03h) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 42
Mode Register 1 (MDREG1) (NPADDR = 10h) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 43
Mode Register 2 (MDREG2) (NPADDR = 20h) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 43
Status Register 3 – Upper 16 Bits (ST3U) (NPADDR = 61h) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 44
Status Register 3 – Lower 16 Bits (ST3L) (NPADDR = 62h) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 45
Buffer Memory Queue Organization . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 47
Command Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 50
Command Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 52
Node Processor Comparand Register (AFCOMP2) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 54
Node Processor Comparand Register (AFCOMP1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 54
Node Processor Comparand Register (AFCOMP0) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 55
Mask Register (AFMASK2) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 56
Mask Register (AFMASK1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 56
Mask Register (AFMASK0) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 57
Personality Register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 58
AF-MAC Interface Handshake . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 60
Clock Timings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 78
NP Asynchronous Read . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 80
NP Asynchronous Write . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 81
NP Synchronous Read and Write Except MDR Accesses . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 82
NP Synchronous Read and Write MDR Accesses . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 83
Host Interface Signal Timings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 84
NP DMA Signals . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 85
Host Interface Signal Timings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 87
Buffer Memory Read Cycle Timings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 88
Buffer Memory Write Cycle Timings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 88
PHY Interface Timings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 89
MAC Miscellaneous Signal Timings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 90
External CAM Interface Timings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 91
PHY Miscellaneous Signal Timings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 92
TEST Interface Signal Timings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 93
PMD Interface Signal Timings . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 94
6
SUPERNET 3

Share Link: 

datasheetbank.com [ Privacy Policy ] [ Request Datasheet ] [ Contact Us ]